|
Publications -
Patents
<<HOME |
|
|
|
|
[P32]
2012 Pending |
- Fei Qiao, Jing Liu,
Qi Wei, Zebang Wu, Huazhong Yang, "Video
Compression Codec System based on Underdetermined
Blind-Signal-Processing Method,"
CHINA Patent:
201110421475.4, Date: 2012.04.11
- 乔飞,刘静,魏琦,吴泽邦,杨华中.
基于欠定型盲信号分离的视频压缩编解码系统及方法. 中国发明专利.
201110421475.4, 2012.04.11
|
申
请 号: |
201110421475.4 |
申
请 日:
|
2011.12.15 |
名
称: |
基于欠定型盲信号分离的视频压缩编解码系统及方法
|
公
开 (公告) 号: |
CN102413333A
|
公开(公告)日:
|
2012.04.11
|
主
分 类 号:
|
H04N7/26(2006.01)I |
分案原申请号: |
|
分
类 号:
|
H04N7/26(2006.01)I
|
颁
证 日:
|
|
优
先 权: |
|
申请(专利权)人:
|
清华大学
|
地
址: |
100084
北京市海淀区清华园北京100084-82信箱 |
发
明 (设计)人: |
乔飞;刘静;魏琦;吴泽邦;杨华中
|
国
际 申 请: |
|
国
际 公 布: |
|
进入国家日期: |
|
专利 代理 机构:
|
北京路浩知识产权代理有限公司
11002
|
代
理 人: |
王莹 |
本发明公开了一种基于欠定型盲信号分离的视频压缩编解码系统及方法,涉及多媒体领域。所述方法包括步骤:在视频发送端,对原始视频按照欠定型盲信号分离算法进行混合处理;对混合处理后的视频进行压缩和编码处理;在视频接收端,对接收到的视频进行解压缩和解码处理;对解压缩和解码处理后的视频按照欠定型盲信号分离算法进行分离处理,得到所述原始视频。所述基于欠定型盲信号分离的视频压缩编解码系统及方法,通过与传统的压缩方法相结合能够达到进一步压缩视频的目的,且不会使视频质量产生不可容忍的畸变;并且,所述方法及系统非常适用于视频监控领域。 |
|
>> Browse
Online Documents |
|
|
|
[P31]
2012 Pending |
- Xueqing
Li, Fei Qiao, ,Hui Wang, Huazhong Yang, "Current
Steering Digital-to-Analog Converters,"
CHINA Patent:
201110312706.8, Date: 2012.03.28
- 李学清,杨华中,乔飞,魏琦.
电流型数模转换器. 中国发明专利. 201110312706.8, 2012.03.28
|
申
请 号: |
201110312706.8 |
申
请 日:
|
2011.10.14 |
名
称: |
电流型数模转换器
|
公
开 (公告) 号: |
CN102394648A
|
公开(公告)日:
|
2012.03.28
|
主
分 类 号:
|
H03M1/06(2006.01)I |
分案原申请号: |
|
分
类 号:
|
H03M1/06(2006.01)I
|
颁
证 日:
|
|
优
先 权: |
|
申请(专利权)人:
|
清华大学
|
地
址: |
100084
北京市海淀区清华园北京100084-82信箱 |
发
明 (设计)人: |
李学清;杨华中;乔飞;魏琦
|
国
际 申 请: |
|
国
际 公 布: |
|
进入国家日期: |
|
专利 代理 机构:
|
北京路浩知识产权代理有限公司
11002
|
代
理 人: |
王莹 |
本发明公开了一种电流型数模转换器,包括译码器、多个电流源与开关模块以及与至少一个电流源与开关模块对应的互补电流支路,每个电流源与开关模块包括:电流源单元;第一输出端和第二输出端;第一开关单元,连接在电流源单元与第一输出端之间,并受译码器输出的第一控制信号控制;以及第二开关单元,连接在电流源单元与第二输出端之间,并受译码器输出的、与第一控制信号反相的第二控制信号控制;互补电流支路包括:支路电流源单元;支路第一开关单元,连接在支路电流源单元与第一输出端之间,并受第二控制信号控制;以及支路第二开关单元,连接在支路电流源单元与第二输出端之间,并受第一控制信号控制。本发明数模转换器的输出阻抗与信号的相关性减小。 |
|
>> Browse
Online Documents |
|
|
|
[P30]
2012 Pending |
- Xueqing
Li, Fei Qiao, ,Hui Wang, Huazhong Yang, "Current
Steering Digital-to-Analog Converters,"
CHINA Patent:
201110356002.0, Date: 2012.03.28
- 李学清,杨华中,乔飞,魏琦.
电流型数模转换器. 中国发明专利. 201110356002.0, 2012.03.28
|
申
请 号: |
201110356002.0 |
申
请 日:
|
2011.11.10 |
名
称: |
电流型数模转换器
|
公
开 (公告) 号: |
CN102394652A
|
公开(公告)日:
|
2012.03.28
|
主
分 类 号:
|
H03M1/66(2006.01)I |
分案原申请号: |
|
分
类 号:
|
H03M1/66(2006.01)I
|
颁
证 日:
|
|
优
先 权: |
|
申请(专利权)人:
|
清华大学
|
地
址: |
100084
北京市海淀区清华园北京100084-82信箱 |
发
明 (设计)人: |
李学清;杨华中;乔飞;魏琦
|
国
际 申 请: |
|
国
际 公 布: |
|
进入国家日期: |
|
专利 代理 机构:
|
北京路浩知识产权代理有限公司
11002
|
代
理 人: |
王莹 |
本发明涉及数模转换电路技术领域,特别涉及一种电流型数模转换器。本发明的电流型数模转换器包括具有相同结构以及相同数字输入信号和时钟输入信号的两个子数模转换器;其中,第一子数模转换器的正输出端和第二子数模转换器的正输出端相连,第一子数模转换器的负输出端和第二子数模转换器的负输出端相连;两个子数模转换器的差分电流之和,组合出所述电流型数模转换器的差分输出。本发明中,利用两个子数模转换器的输出电流汇集到一起的双数字随机互补技术,在无需提高数模转换器工作速度要求的情况下提高了无杂散动态范围,采用简单的结构实现了数模转换器动态特性的提升,电路设计较易实现且控制方式简单,具有很强的应用前景。 |
|
>> Browse
Online Documents |
|
|
|
[P29]
2011 Pending |
- Ni Zhou, Fei Qiao, Huazhong
Yang, Hui Wang, "Low-Power Off-Chip
Memory Design for Video Decoder Using Embedded Bus-Invert
Coding," CHINA Patent:
201110046928.X, Date:
2011.02.25
- 周妮,乔飞,杨华中,汪蕙.
视频解码应用中动态存储器的低功耗编码方法.中国发明专利.
201110046928.X,2011.02.25
|
申 请 号: |
201110046928.X |
申 请 日:
|
2011.02.25 |
名 称: |
视频解码应用中动态存储器的低功耗编码方法
|
公 开 (公告) 号: |
CN102075759A
|
公开(公告)日:
|
2011.05.25
|
主 分 类 号:
|
H04N7/26(2006.01)I |
分案原申请号: |
|
分 类 号:
|
H04N7/26(2006.01)I;H04N7/30(2006.01)I
|
颁 证 日:
|
|
优 先 权: |
|
申请(专利权)人:
|
清华大学 |
地 址: |
100084
北京市海淀区清华园北京100084-82信箱 |
发 明 (设计)人: |
周妮;乔飞;杨华中;汪蕙
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构:
|
北京路浩知识产权代理有限公司
11002 |
代 理 人: |
王莹 |
本发明公开了一种视频解码应用中动态存储器的低功耗编码方法,包括:S1,计算视频解码后的图像与原图像间的误差分布数据、解码图像和原图像的图像质量数据,同时计算将解码图像的8比特数据的最末位置“1”和置“0”后的图像的质量数据及其与原图像间的误差分布数据;S2,以解码图像的8比特数据为基本单位,计算基本单位中“1”的数目;S3,根据“1”的数目对解码图像进行编码;S4,读取输出的编码数据,根据编码数据最末位的标志位对编码数据进行解码,同时根据S1的结果确定解码后数据最末位是置“1”还是置“0”。 |
|
>> Browse
Online Documents |
|
|
|
[P28]
2012 |
- Xueqing
Li, Fei Qiao, ,Hui Wang, Huazhong Yang, "Switches
for current-steering digital-to-analog converters , "
CHINA Patent:
201010120999.5, Date: 2012.03.14
- 李学清,乔飞,汪蕙,杨华中.
开关装置和具有其的电流型数模转换器. 中国发明专利.
201010120999.5, 2012.03.14
|
申 请 号: |
201010120999.5 |
申 请 日: |
2010.03.09 |
名 称: |
开关装置和具有其的电流型数模转换器 |
公 开 (公告) 号: |
CN101800531A
|
公开(公告)日: |
2010.08.11
|
主 分 类 号: |
H03K17/687(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K17/687(2006.01)I;H03M1/66(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084 北京市100084-82信箱 |
发 明 (设计)人: |
李学清;乔飞;汪蕙;杨华中
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京市立方律师事务所
11330 |
代 理 人: |
张磊 |
本发明提出一种开关装置以及使用该开关装置的电流型数模转换器,其中,所述开关装置包括第一开关以及与所述第一开关并联的第二开关,所述第一开关的晶体管类型与所述第二开关的晶体管类型相同,且所述第一开关的控制信号与所述第二开关的控制信号互补。本发明通过在传统的开关上增加一个并联的开关,并且使用本发明中的互补控制技术,改善开关控制信号与信号通路之间的隔离,并将其应用于数模转换器,改善数模转换器的动态特性和频域特性。 |
|
>> Browse
Online Documents |
|
|
|
[P27]
2012 |
- Bingbing
Xia, Fei Qiao, Huazhong
Yang, Hui
Wang, "A
Hardware-software Co-designed Fault-tolerant Architecture
For the Improvement of the Reliability,
"
CHINA Patent:
201010034240.5, Date: 2010.02.08
- 夏冰冰,乔飞,杨华中,汪蕙.
一种用于提高可靠性的软硬件协同容错系统. 中国发明专利.
201010034240.5, 2010.02.08
|
申 请 号: |
201010034240.5 |
申 请 日: |
2010.01.15 |
名 称: |
一种用于提高可靠性的软硬件协同容错系统 |
公 开 (公告) 号: |
CN101788932A
|
公开(公告)日: |
2010.07.28
|
主 分 类 号: |
G06F11/07(2006.01)I |
分案原申请号: |
|
分 类 号: |
G06F11/07(2006.01)I;G06F11/22(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084 北京市100084-82信箱 |
发 明 (设计)人: |
夏冰冰;乔飞;杨华中;汪惠
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
一种用于提高可靠性的软硬件协同容错系统属于嵌入式高可靠性系统领域,其特征在于,含有:存储器、处理器、内部互连网络、硬件加速模块和该硬件加速模块的控制和测试模块,所述处理器通过内部互连网络控制硬件加速模块的控制和测试模块,对于存储在处理器中的软件模块对应的待测硬件加速模块进行测试向量测试,并在测试有效后再通过所述控制模块进行对应的硬件加速模块的数据处理。若对应的待测硬件加速模块存在问题,处理器再次通过内部互连网络与存储器相连,通过预存储的软件指令来完成软件模块的操作。本发明可降低容错系统对硬件资源的开销,同时也实现了软件控制下的硬件BIST内建自测试,实现了测试与容错机制的融合。 |
|
>> Browse
Online Documents |
|
|
|
[P26]
2009 Pending |
Hua Fan, Qi Wei, Fei Qiao, Huazhong
Yang, "Low
Power Time-Domain Comparator with Feedback,
"
CHINA Patent:
200910242582.3, Date: 2010.06.30 |
申 请 号: |
200910242582.3 |
申 请 日: |
2009.12.18 |
名 称: |
低功耗反馈控制结构的时域比较器 |
公 开 (公告) 号: |
CN101764613A
|
公开(公告)日: |
2010.06.30
|
主 分 类 号: |
H03M1/38(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03M1/38(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084 北京市100084-82信箱 |
发 明 (设计)人: |
樊华;魏琦;乔飞;杨华中
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 11246 |
代 理 人: |
朱琨 |
低功耗反馈控制结构的时域比较器属于模数转换器技术领域,其特征在于,由输入电压的反馈控制电路、与非门开关电路和输出电路三者依次串接而成,所述反馈控制电路在时钟信号控制下,根据输入的两个全差分输入信号的相对大小,通过电容充放电的方法,在反馈回来的输出信号调控下,控制输出电压的电平,以达到在模数转换器正常工作条件下,通过数字控制逻辑来降低静态功耗的目的。 |
|
>> Browse
Online Documents |
|
|
|
[P25]
2009 Pending |
Qi
Wei, Fei Qiao, Huazhong
Yang, Hui
Wang, "A
source highly linear source follower without body effect and
channel length modulation effect,
"
CHINA Patent:
200910242474.6, Date: 2010.06.30 |
申 请 号: |
200910242474.6 |
申 请 日: |
2009.12.16 |
名 称: |
能消除体效应和沟道长度调制效应的线性源跟随器 |
公 开 (公告) 号: |
CN101764584A
|
公开(公告)日: |
2010.06.30
|
主 分 类 号: |
H03F3/50(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03F3/50(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084 北京市100084-82信箱 |
发 明 (设计)人: |
魏琦;乔飞;杨华中;汪蕙
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 11246 |
代 理 人: |
朱琨 |
能消除体效应和沟道长度调制效应的线性源跟随器属于电压跟随器技术领域。其特征在于:晶体管M2和M3形成级联方式,栅极均接输入Vin,且M2为低阈值晶体管,M3为高阈值晶体管。晶体管M2和M3始终工作在饱和区,从而减小了M3漏源电压的波动。消除了晶体管M3的沟道长度调制效应。M2和M3的源极S都和衬底B相连接,消除了晶体管M3的体效应。本发明具有高线性度的优点。 |
|
>> Browse
Online Documents |
|
|
|
[P24]
2012 |
- Qi Wei,
Fei Qiao, Huazhong
Yang, Hui
Wang, "Complementary
Recycling Folded Cascode Gain Boost operation amplifier,
"
CHINA Patent:
200910242476.5, Date: 2012.03.14
- 魏琦,乔飞,杨华中,汪蕙.
互补输入的循环折叠增益自举跨导运算放大器. 中国发明专利.
200910242476.5, 2012.03.14
|
申 请 号: |
200910242476.5 |
申 请 日: |
2009.12.16 |
名 称: |
互补输入的循环折叠增益自举跨导运算放大器 |
公 开 (公告) 号: |
CN101741329A
|
公开(公告)日: |
2010.06.16
|
主 分 类 号: |
H03F3/45(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03F3/45(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084 北京市100084-82信箱 |
发 明 (设计)人: |
魏琦;乔飞;杨华中;汪蕙
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 11246 |
代 理 人: |
朱琨 |
互补输入的循环折叠增益自举运算跨导放大器,属于运算放大器技术领域。其特征在于:包括互补输入循环折叠差分输入电路和共源共栅自举电路。所述共源共栅自举电路包括辅助运算放大器Nboost和Pboost,所述辅助运算放大器Nboost为由P型输入晶体管构成折叠运算跨导放大器,所述辅助运算放大器Pboost为由N型输入晶体管构成折叠运算跨导放大器。本发明通过采用互补输入的循环折叠跨导并结合共源共栅自举电路结构,得到了高单位增益带宽的增益自举运算放大器,大大提高了自举运算放大器的工作速度。 |
|
>> Browse
Online Documents |
|
|
|
[P23]
2009 Pending |
Qi
Wei, Fei Qiao, Huazhong
Yang, Hui
Wang, "Complementary
recycling folded cascode operation amplifier,
"
CHINA Patent:
200910242475.0, Date: 2010.06.16 |
申 请 号: |
200910242475.0 |
申 请 日: |
2009.12.16 |
名 称: |
互补输入的循环折叠跨导运算放大器 |
公 开 (公告) 号: |
CN101741328A
|
公开(公告)日: |
2010.06.16
|
主 分 类 号: |
H03F3/45(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03F3/45(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084 北京市100084-82信箱 |
发 明 (设计)人: |
魏琦;乔飞;杨华中;汪蕙
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 11246 |
代 理 人: |
朱琨 |
互补输入的循环折叠运算跨导放大器,属于运算放大器技术领域。其特征在于:通过P型晶体管(M1a、M1b、M2a、M2b)和N型晶体管(M14a、M14b、M15a、M15b)互补输入,以及采用循环折叠跨导运算放大器结构来提高跨导运算放大器的单位增益带宽。本电路具有高单位增益带宽和低功耗的特点,符合集成电路目前研究和发展的方向。 |
|
>> Browse
Online Documents |
|
|
|
[P22]
2011 |
-
Kobenge Sekedi Bomeh, Huazhong Yang, Fei Qiao, "Time
Domain Comparator Based on Self-Bias Voltage to Time
Converting Circuits," CHINA Patent:
200910087476.2,
Date: 2011.03.30
- 克兵格·赛客帝·玻梅,杨华中,乔飞. 基于自偏置电压-时间转换电路的时间域比较器.
中国发明专利.
200910087476.2,
2011.03.30
|
申 请 号: |
200910087476.2 |
申 请 日: |
2009.06.22 |
名 称: |
基于自偏置电压-时间转换电路的时间域比较器 |
公 开 (公告) 号: |
CN101577547
|
公开(公告)日: |
2009.11.11
|
主 分 类 号: |
H03M1/50(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03M1/50(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
克兵格·赛客帝·玻梅;杨华中;乔 飞 |
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
基于自偏置电压-时间转换电路时间域比较器,属于数据转换器技术领域,其特征在于,该比较器由自偏置场效应管电压控制延迟的电压-时间转换电路,对称时间-数字转换单元依次串连组成;由于采用时间到数字转换技术,用对称时间-数字单元代替DFF触发器,因而能在60MHz的速度下分辨出低于10uV的输入电压差,同时本发明没有使用任何电阻,因而面积小,功耗低。 |
|
>> Browse
Online Documents |
|
|
|
[P21]
2009 Pending |
Jing Peng, Fei Qiao, Huazhong Yang, "Differential
Voltage-Controlled Full-Swing Delay Cell," CHINA Patent Pending , Application No.
200910085484.3,
Application Date: 2009.10.28 |
申 请 号: |
200910085484.3 |
申 请 日: |
2009.05.22 |
名 称: |
具有全摆幅的差分压控可调延时单元 |
公 开 (公告) 号: |
CN101567679
|
公开(公告)日: |
2009.10.28
|
主 分 类 号: |
H03K5/13(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K5/13(2006.01)I;H03K19/0185(2006.01)I;H03K3/03(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
彭 锦;乔 飞;杨华中
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 |
代 理 人: |
朱 琨 |
具有全摆幅的差分压控可调延时单元属于片上环形振荡器领域,其特征在于,一方面,电路使用对称负载,以两个交叉耦合后接地的NMOS管作为差分输入端;另一方面,又对对称负载进行分别控制,通过调节控制电压来调节两个对称负载输入漏极电流的比例,这样,在保持较大摆幅的情况下,控制电压和频率都有较大的调节范围,同时又保持了较小的上升下降时间,用于代替片上振荡器中的LC振荡电路,使振荡器易于集成,增大了频率可调范围,同时又可产生不同相位的输出电压。 |
|
>> Browse
Online Documents |
|
|
|
[P20]
2011 |
|
申 请 号: |
200910085707.6 |
申 请 日: |
2009.05.27 |
名 称: |
数字控制且级数可调的环形振荡器 |
公 开 (公告) 号: |
CN101567678
|
公开(公告)日: |
2009.10.28
|
主 分 类 号: |
H03K3/86(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/86(2006.01)I;H03L7/099(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
乔 飞;彭 锦;杨华中
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 |
代 理 人: |
朱 琨 |
数字控制且级数可调的环形振荡器属于片上环形振荡器技术领域,其特征在于,采用了十个传输门和六个延时单元,在六路数字电压信号控制下,用两位控制字来控制所述传输门的通断,再通过各传输门控制各延时单元,形成四、五、六共三种级数的环形振荡器;当某一路环形振荡器工作时,其余各级环形振荡器断开,所述三种不同级数的环形振荡器各级公同的各个延时单元的输出作为各级环形振荡器的输出。本发明具有:在不同控制电压控制下,输出频率的可调范围大,改变控制字,使可调输出频率线性变化、且占用芯片面积小的优点。 |
|
>> Browse
Online Documents |
|
|
|
[P19]
2011 |
|
申 请 号: |
200910081201.8 |
申 请 日: |
2009.03.30 |
名 称: |
集成视频解码器的存储系统 |
公 开 (公告) 号: |
CN101527849
|
公开(公告)日: |
2009.09.09
|
主 分 类 号: |
H04N7/26(2006.01)I |
分案原申请号: |
|
分 类 号: |
H04N7/26(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
高红莉;乔 飞;杨华中;汪
蕙 |
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
北京众合诚成知识产权代理有限公司 |
代 理 人: |
朱 琨 |
集成视频解码器的能降低功耗的存储系统,属于基于块的视频编解码标准的解码器存储管理领域,其特征在于,用压缩模块对重建数据进行重压缩,在读取参考数据和显示数据时再分别解压缩以减少解码器和片外存储器的数据交换量;用存储地址生成模块定制出合理的参考帧存储映射结构,减少读写过程中所需要进行的行激活操作次数;用一个基于4个存储信号端口结构的存储控制器,以减少解码器的片上存储,并提高存储器的带宽;用低功耗编解码对存储内容进行低功耗编码,降低存储器中由于泄漏而产生的静态功耗。 |
|
>> Browse
Online Documents |
|
|
|
[P18] 2010 |
Kobenge
Sekedi Bomeh, Fei Qiao, Huazhong Yang, "Ultra-Low-Power
Time Domain Comparator," CHINA Patent: ZL 200810114513.X, Date: 2010.04.14 |
申 请 号: |
200810114513.X |
申 请 日: |
2008.06.06 |
名 称: |
基于时间域的超低功耗比较器 |
公 开 (公告) 号: |
CN101320975
|
公开(公告)日: |
2008.12.10
|
主 分 类 号: |
H03M1/50(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03M1/50(2006.01)I;H03K5/24(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
克兵格·赛客帝·玻梅;乔
飞;杨华中 |
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
基于时间域的超低功耗比较器属于超低功耗模拟数字转换器技术领域,其特征在于,在现有的电压-时间转换器VTC的基础上,用一个受时钟控制信号CCLK的反相信号CLKN,以及参考输出的反馈信号来控制或非门NOR1,使电容C1、电容C2的不同速度的放电过程快速中断,以降低能耗,相应地提高了比较器的工作速度。 |
|
>> Browse
Online Documents |
|
|
|
[P17] 2011 |
|
|
申 请 号: |
200810103045.6 |
申 请 日: |
2008.03.31 |
名 称: |
基于块的视频解码的帧存储压缩和地址映射系统 |
公 开 (公告) 号: |
CN101252694 |
公开(公告)日: |
2008.08.27 |
主 分 类 号: |
H04N7/26(2006.01)I |
分案原申请号: |
|
分 类 号: |
H04N7/26(2006.01)I;H04N7/50(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
高红莉;乔 飞;杨华中;汪 蕙 |
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
基于块的视频解码的帧存储压缩和地址映射系统属于视频解码技术领域,其特征在于,在输入比特流经过熵解码、反变换和反量化后,对不同数据个数小于、等于16的块数据有一个采用无损定长编码方法压缩的过程,压缩时采用4种编码比特数,按照不同数据的个数进行定长压缩编码。在数据的存储方式中,对作为片外存储器的具有4个存储阵列的
SDRAM进行存储时把上下左右相邻的10个宏块的数据存储在4个存储阵列的同一行,每个存储阵列的一行可以存储4个宏块的亮度数据,或8个宏块的色度数据。因而,本发明在无误差地压缩存储条件下,使写入存储器的数据减少50%左右,对存储器的行激活操作数减少85~95%左右,从而降低了带宽需求,同时也降低了能耗。 |
|
>> Browse
Online Documents |
|
|
|
[P16] 2009 |
Saihua Lin, Huazhong Yang, Fei
Qiao, Hui Wang, "Conditional-Discharge
Full Differential CMOS Level Converter DFF,"
CHINA Patent Pending , Application No.
200610114286.1,
Application Date: 2006.11.03 |
申 请 号: |
200610114286.1 |
申 请 日: |
2006.11.03 |
名 称: |
条件放电且差分输入输出的CMOS电平转换触发器
|
公 开 (公告) 号: |
CN1953327 |
公开(公告)日: |
2007.04.25 |
主 分 类 号: |
H03K3/012(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/012(2006.01)I;H03K3/356(2006.01)I |
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地 址: |
100084北京市100084-82信箱 |
发 明 (设计)人: |
林赛华;杨华中;乔 飞;汪 蕙 |
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
本发明属于CMOS电平转换触发器领域,其特征在于,含有:该触发器含有充放电电路,条件开关,保持电路,时钟窗口电路,差分输入的充电以及时钟脉冲的形成电路,其中两个对称条件开关控制两条对称的交叉充放电支路,同时两个对称的保持电路保持相应状态下的内部节点的状态,时钟窗口电路则允许电路仅在时钟上升沿的一瞬间触发器打开,而在时钟信号稳定为高的情况下触发器关闭,避免时钟电平为稳定电平期间输入信号变化而发生的错误翻转,同时由于采用了条件开关,消除了内部冗余翻转,因此降低了功耗且能实现低电平向高电平的转换。 |
|
>> Browse
Online Documents |
|
|
[P15]
2010 |
Huazhong Yang, Fei Qiao, Hui
Wang, "Low Leakage Low-Clock-Swing-Driven
Conditional Precharge CMOS D Flip-Flop,"
CHINA Patent Pending , Application No.
200510086916.4,
Date:
2010.12.08 |
申 请 (专利) 号: |
CN200510086916.4 |
申
请 日: |
2005.11.18 |
名
称: |
低漏电低时钟信号摆幅条件预充CMOS触发器 |
公 开 (公告) 号: |
CN1758537 |
公开(公告)日: |
2006.04.12 |
主
分 类 号: |
H03K3/012(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/012(2006.01)I;H03K3/356(2006.01)I;H03K3/00(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学;潮州市创佳电子有限公司 |
地
址: |
100084北京市北京100084-82信箱 |
发 明 (设计)人: |
杨华中;乔 飞;汪 蕙 |
国
际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
本发明属于CMOS触发器技术领域,其特征在于:第一级锁存器采用由输入数据控制的改进的条件预充控制电路,减小了触发器自身的动态功耗和泄漏电流功耗;第一级锁存器的两个输出节点分别连接到两个独立的并具有相同电路参数的单时钟锁存器上,保证了触发器互补输出端的上升和下降的延时对称;把时钟信号接在控制充电电路的NMOS管上,减少了充电通路的寄生电容,提高了电路的速度;同时,在第一级锁存器中,减去了提供衬底偏置的额外的高电压电源线,简化了结构;本发明具有低漏电、低时钟信号摆幅、触发器输出端的上升和下降对称的优点。 |
|
>> Browse
Online Documents |
|
|
[P14] 2010 |
Huazhong
Yang, Hongli Gao, Fei Qiao, Hui
Wang, "High Speed Low Power
Master-Slave D Flip-Flop,"
CHINA Patent: ZL 200510086788.3,
Date: 2010.05.05 |
申 请 (专利) 号: |
CN200510086788.3 |
申
请 日: |
2005.11.04 |
名
称: |
高速低功耗主从型D触发器 |
公 开 (公告) 号: |
CN1761153 |
公开(公告)日: |
2006.04.19 |
主
分 类 号: |
H03K3/012(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/012(2006.01)I;H03K3/26(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地
址: |
100084北京市北京100084-82信箱 |
发 明 (设计)人: |
杨华中;高红莉;乔 飞;汪 蕙 |
国
际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
高速低功耗主从型D触发器属于D触发器技术领域,其特征在于:它由驱动和触发两部分电路级联构成,驱动电路包括传输门及受其控制的钟控反相电路和一个反相器,触发电路是一个受控于钟控反相电路的差分结构触发器。传输门由时钟信号控制通断:高时关断,低时打开;高电平输入信号在传输门打开时送入触发器,等到下一个高电平时钟信号时,传输门关断通过导通钟控反相电路来保持电位,同时触发器翻转。本发明具有电路结构简单、晶体管数量少、版图面积小的优点,比传统触发器降低近40%的功耗和20%的延时。其次,第二级采用差分输入,还可增强抗噪声性能。 |
|
>> Browse
Online Documents |
|
|
[P13] 2010 |
Huazhong
Yang, Hongli Gao, Fei Qiao, Hui
Wang, "High Performance Low Power
Master-Slave D Flip-Flop,"
CHINA Patent, Application No. ZL 200510086548.3,
Application Date: 2010.04.21 |
申 请 (专利) 号: |
CN200510086548.3 |
申
请 日: |
2005.09.30 |
名
称: |
高性能低功耗主从型D触发器 |
公 开 (公告) 号: |
CN1744437 |
公开(公告)日: |
2006.03.08 |
主
分 类 号: |
H03K3/012(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/012(2006.01)I;H03K3/037(2006.01)I;H03K3/356(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地
址: |
100084北京市北京100084-82信箱 |
发 明 (设计)人: |
杨华中;高红莉;乔 飞;汪 蕙 |
国
际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
本发明属于D触发器设计技术领域,其特征在于,该触发器包括:对时钟信号进行反相的反相器;触发驱动电路,它设有一个与该反相器输出端相连的时钟信号输入端以及触发信号输入端;从动型触发电路,它的触发驱动信号输入端与该触发驱动电路的输出端相连,它的时钟信号输入端与该反相器的输入端相连;在时钟信号上升沿到来时,从动型触发电路就发生翻转,使正确的信号输出。该D触发器具有功耗低、延时小、结构简单的优点。 |
|
>> Browse
Online Documents |
|
|
[P12]
2007 |
Huazhong Yang, Fei Qiao, Hui Wang, "Modified
Conditional Precharge CMOS D Flip-Flop,"
CHINA Patent: ZL 200520114510.8,
Date: 2007.02.07 |
申 请 (专利) 号: |
200520114510.8 |
申 请 日: |
2005.09.23 |
名 称: |
改进的条件预充CMOS触发器
|
公 开 (公告) 号: |
CN2867722
|
公开(公告)日: |
2007.02.07
|
主 分 类 号: |
H03K3/012(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/012(2006.01)I;H03K3/037(2006.01)I;H03K3/356(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学
|
地 址: |
100084北京市100084-82信箱清华大学 |
发 明 (设计)人: |
杨华中;乔 飞;汪 蕙
|
国 际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
改进的条件预充CMOS触发器属于CMOS触发器技术领域,其特征在于:它具有把公知的名为SAFF_CP的条件预充结构的低电压摆幅时钟信号驱动的触发器电路中第一级锁存器内全部PMOS管的衬底直接连接到电源端,同时把第一级锁存器中唯一的一个栅极接同一电源端的NMOS管去掉,再把第一级锁存器的互补输出端分别连接到两个独立的并具有相同电路参数的单时钟相位锁存器上而形成的,它可以保证本实用新型所述触发器的互补输出端实现对称的上升沿延时和下降沿延时,相对于SAFF_CP触发器电路,它的建立时间很小,其结构也较简单,更有利于电路的使用和版图设计。 |
|
>> Browse
Online Documents |
|
|
[P11] 2010 |
Huazhong
Yang, Hongli Gao, Fei Qiao, Hui
Wang, "High Performance
Low-Clock-Swing-Driven Master-Slave CMOS D Flip-Flop,"
CHINA Patent, Application No.
ZL 200510086436.8, Application Date: 2010.04.07 |
申 请 (专利) 号: |
CN200510086436.8 |
申
请 日: |
2005.09.16 |
名
称: |
高性能低时钟信号摆幅主从型D触发器 |
公 开 (公告) 号: |
CN1741381 |
公开(公告)日: |
2006.03.01 |
主
分 类 号: |
H03K3/012(2006.01)I |
分案原申请号: |
|
分 类 号: |
H03K3/012(2006.01)I;H03K3/037(2006.01)I;H03K3/356(2006.01)I
|
颁 证 日: |
|
优 先 权: |
|
申请(专利权)人: |
清华大学 |
地
址: |
100084北京市北京100084-82信箱 |
发 明 (设计)人: |
杨华中;高红莉;乔 飞;汪 蕙 |
国
际 申 请: |
|
国 际 公 布: |
|
进入国家日期: |
|
专利 代理 机构: |
|
代 理 人: |
|
本发明属于D触发器设计技术领域,其特征在于,该触发器包括:用于对低摆幅时钟信号进行反相的反相器,使用PMOS管栅极与漏极接在一起构成有源负载以降低反相器的供电电压,也可用NMOS管上拉,或者PN结方式;触发驱动电路,它设有一个与该反相器输出端相连的时钟信号输入端以及触发信号输入端;从动型触发电路,它的触发驱动信号输入端与该触发驱动电路的输出端相连,它的时钟信号输入端与该反相器的输入端相连;在时钟信号上升沿到来时,从动型触发电路就翻转,使正确的信号输出。该D触发器具有能够被低摆幅时钟信号驱动、功耗低、延时小、结构简单的优点。 |
|
>> Browse
Online Documents |
|
|
[P10] 2010 |
Huazhong
Yang, Yuting Cao, Fei Qiao, Hui
Wang, "Conditional
Precharge CMOS D Flip-Flop with Synchronized
Scan and Enable Ports,"
CHINA Patent, Application No. ZL 200510011999.0,
Application Date: 2010.04.14 |
【申请(专利)号】 |
CN200510011999.0 |
【申请日】 |
2005.06.24 |
【名称】 |
同步扫描使能条件预充CMOS触发器 |
【公开(公告)号】 |
CN1710811 |
【公开(公告)日】 |
2005.12.21 |
【主分类号】 |
H03K3/012 |
【分类号】 |
H03K3/012;H03K3/037;H03K3/356 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明(设计)人】 |
杨华中;曹玉婷;乔 飞;汪 蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
同步扫描使能条件预冲CMOS触发器属于扫描和使能触发器领域,其特征在于,本发明是在现有的条件预冲结构和低电压摆幅时钟信号驱动的触发器上,对第一级锁存器在结构上作了简化,减少了一个额外的高压电源,在第二级锁存器用两个独立的电路参数相同单时钟相位锁存器组成,保证了输出波形对称,同时还加了一个有使能控制和扫描测试功能的扫描控制电路。同时提出了单端输出和同步复位两种变形结构的CMOS触发器。在相同测试条件下,本发明可节省高于30%的功耗,而且电路面积较小,电路延时性能也得到明显改善。 |
|
>> Browse
Online Documents |
|
|
[P9] 2009 |
|
【申请(专利)号】 |
CN200510011936.5 |
【申请日】 |
2005.06.15 |
【名称】 |
带复位和/或置位功能且基于条件预充结构的D触发器
|
【公开(公告)号】 |
CN1697319 |
【公开(公告)日】 |
2005.11.16 |
【主分类号】 |
H03K3/012 |
【分类号】 |
H03K3/012;H03K3/037;H03K3/356 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京10008482信箱 |
【发明(设计)人】 |
杨华中;魏鼎力;乔 飞;汪 蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
带复位和/或置位功能且基于条件预充的D触发器,属于D触发器设计技术领域,其特征在于:在第一级锁存器中除了采用灵敏放大器结构外,还分别在电源端和互补输出端用两个P管和两个N管对所述两个互补输出端进行上拉和下拉,上拉和下拉时的控制信号都是置位与复位信号;在第二级锁存器中采用了两个电路参数相同的单时钟相位锁存器,还在该两个相位锁存器输出端之间加了由两个首位相接的反相器构成的电位保持单元。与传统的数字标准单元触发器相比,本发明在相同测试条件下可节能20%,而且结构简单,电路面积小,电路延时、建立时间和亚稳态时间特性也较好。
|
|
>> Browse
Online Documents |
|
|
[P8]
2009 |
|
【申请(专利)号】 |
CN200510011937.X |
【申请日】 |
2005.06.15 |
【名称】 |
采用灵敏放大器结构的下降沿CMOS触发器 |
【公开(公告)号】 |
CN1697320 |
【公开(公告)日】 |
2005.11.16 |
【主分类号】 |
H03K3/012 |
【分类号】 |
H03K3/012;H03K3/356 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京10008482信箱 |
【发明(设计)人】 |
杨华中;魏鼎力;乔 飞;汪 蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
采用灵敏放大器结构的下降沿D触发器属于D触发器设计技术领域,其特征在于:所述触发器的第一级是由两个反相器相互首尾相接构成的灵敏放大器,两个相接点分别形成
SALATCH_P、SALATCH_N节点,而第二级则由两个缓冲反相器、两个CMOS传输门、电位保持电路以及输出反相器依次连接而成,所述SALATCH_P、SALATCH_N分别与所述两个缓冲反相器的输入端相连。本发明具有结构简单、电路面积小、功耗低的优点,相应地,延时特性、建立时间和亚稳态时间特性得到了改善。
|
|
>> Browse
Online Documents |
|
|
[P7] 2008 |
Huazhong
Yang, Haibin Wang, Fei Qiao,
Hui Wang, "Conditional
Precharge CMOS D Flip-Flop with Synchronized
Enable Ports,"
CHINA Patent ZL 200510011905.X,
Date: 2008.01.23 |
【申请(专利)号】 |
CN200510011905.X |
【申请日】 |
2005.06.09 |
【名称】 |
同步使能型条件预充CMOS触发器 |
【公开(公告)号】 |
CN1702963 |
【公开(公告)日】 |
2005.11.30 |
【主分类号】 |
H03K3/012 |
【分类号】 |
H03K3/012;H03K3/037;H03K3/356 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明(设计)人】 |
杨华中;汪海兵;乔 飞;汪 蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
同步使能型条件预充CMOS触发器,属于D触发器技术领域,其特征在于,它有同步使能电路以及第一、第二两级锁存其一次串接构成,所述同步使能电路含有两个CMOS传输门,它的输入分别是输入数据信号和第二级锁存器中的一个输出信号,两个传输们分别在同步使能信号以及反相信号控制下向第一级锁存器输出同步使能的输入数据信号;第一级锁存器采用有输入数据信号控制的条件预充电路,降低了电路功耗;第二级锁存器有两个相同电路参数的单相时钟锁存器构成,输出端上升沿和下降沿延时对称,还在两锁存器输出端接一个保持电路,实现时钟信号为低时电位的保持确定。
|
|
>> Browse
Online Documents |
|
|
[P6]
2007 |
Huazhong
Yang, Hongli Gao, Fei Qiao, Hui
Wang, "Conditional
Precharge CMOS D Flip-Flop with Scan Ports,"
CHINA Patent: ZL 200510011904.5,
Date: 2007.11.07 |
【申请(专利)号】 |
CN200510011904.5 |
【申请日】 |
2005.06.09 |
【名称】 |
带有扫描测试功能基于条件预充结构的D触发器 |
【公开(公告)号】 |
CN1702962 |
【公开(公告)日】 |
2005.11.30 |
【主分类号】 |
H03K3/012 |
【分类号】 |
H03K3/012;H03K3/037;H03K3/356;G01R31/28 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明(设计)人】 |
杨华中;高红莉;乔 飞;汪 蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
带有扫描测试功能且基于条件预充结构的D触发器属于D触发器技术领域,其特征在于:本发明由测试功能端的控制电路、第一、第二两级锁存器依次串连组成。所述控制电路用传输门作为前级的控制逻辑,简化了结构,对延时和功耗的影响也较小;第一级锁存器采用由输入数据信号控制的条件预充电路,降低了触发器的功耗;第二级锁存器由两个独立的具有相同电路参数的单时钟相位锁存器构成,以实现输出端上升沿延时和下降沿延时的基本对称;而且两个锁存器输出端之间接了两个首尾相接的反相器作为保持器,以实现时钟信号处于低电平时输出端电位保持确定值。相应的还提出了具有异步置、复位以及同步复位功能的四种电路。 |
|
|
|
>> Browse
Online Documents |
|
|
[P5] 2007 |
Huazhong Yang, Fei Qiao, Hui
Wang, "High-Speed
Low Clock Swing
Conditional Precharge CMOS D Flip-Flop,"
CHINA Patent: ZL 200510011539.8,
Date: 2007.11.07 |
【申请(专利)号】 |
CN200510011539.8 |
【申请日】 |
2005.04.08 |
【名称】 |
高速低时钟信号摆幅条件预充CMOS触发器 |
【公开(公告)号】 |
CN1667950 |
【公开(公告)日】 |
2005.09.14 |
【主分类号】 |
H03K3/356 |
【分类号】 |
H03K3/356;H03K3/012 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明(设计)人】 |
杨华中;乔飞;汪蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
高速低时钟信号摆幅条件预充CMOS触发器,属于CMOS触发器技术领域,其特征在于:它把SAFF_CP条件预充结构的低电压摆幅时钟信号驱动的触发电路中第一级锁存器内全部的PMOS管的衬底直接连接到电源端,再在省去第一级锁存器中唯一的一个栅极接同一个电源端的NMOS管的同时,去除漏极并接的两个NMOS管,使得一个衬底和源极都接地的NMOS管的漏极同时与剩下的两个NMOS管的漏极相连,最后把第一级锁存器的两个互补输出端分别连接到两个相互独立并具有相同电路参数的单时钟相位锁存器。在相同的测试条件下,比SAFF_CP触发器电路节省高达25%的能耗,且电路结构简化、面积小、延时特性等其他性能有明显改进 |
|
>> Browse
Online Documents |
|
|
[P4]
2007 |
Huazhong Yang, Fei Qiao, Hui
Wang, "Low Clock Swing Conditional Precharge CMOS D Flip-Flop,"
CHINA Patent: ZL 200510058997.7,
Date: 2007.11.07 |
【名称】 |
低时钟信号摆幅条件预充CMOS触发器 |
【公开(公告)号】 |
1652463 |
【公开(公告)日】 |
2005.08.10 |
【主分类号】 |
H03K3/012 |
【分类号】 |
H03K3/012;H03K3/00 |
【申请(专利)号】 |
200510058997.7 |
【分案原申请号】 |
|
【申请日】 |
2005.03.29 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市100084-82信箱 |
【发明(设计)人】 |
杨华中;乔飞;汪蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
低时钟信号摆幅条件预充CMOS触发器属于CMOS触发器技术领域,其特征在于:它具有把公知的名为SAFF_CP的条件预充结构的低电压摆幅时钟信号驱动的触发器电路中第一级锁存器内全部PMOS管的衬底直接连接到电源端,同时把第一级锁存器中唯一的一个栅极接同一电源端的NMOS管的栅极改接到时钟信号端,再把第一级锁存器的互补输出端分别连接到两个独立的并具有相同电路参数的单时钟相位锁存器上而形成的。它可以保证本发明所述触发器的互补输出端实现对称的上升沿延时和下降沿延时,相对于SAFF_CP触发器电路,它的建立时间很小,其结构也较简单,更有利于电路的使用和设计 |
|
|
|
>> Browse
Online Documents |
|
|
[P3] 2008 |
Fei Qiao,Huazhong Yang, Hui
Wang, "AC Powered SC Integrator,"
CHINA Patent: ZL
200510011380.X, Date: 2008.09.10 |
【名称】 |
开关电容电路中用交流电源供电的积分器 |
【公开(公告)号】 |
1658494 |
【公开(公告)日】 |
2005.08.24 |
【主分类号】 |
H03F3/45 |
【分类号】 |
H03F3/45;H03K19/00;H03M1/12;H03M1/66 |
【申请(专利)号】 |
200510011380.X |
【分案原申请号】 |
|
【申请日】 |
2005.03.04 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明(设计)人】 |
乔飞;杨华中;汪蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
开关电容电路中用交流电源供电的积分器,属于开关电容电路技术领域,其特征在于:它在传统的用直流电源供电的开关电容积分器中,在放大器的输出端串接了一个采样相位时打开、积分相位时闭合的开关;同时使放大器采用与积分相位时的积分时钟信号同步且两者脉冲宽度相等的交流电源信号作为电源输入,又保持交流电源在采样相位下处于低电平节能状态时与积分相位下处于正常工作状态时各自的状态转换时间两者相等而且尽可能小。由于它在电路处于采样阶段把能耗最大的电路元件即放大器关闭,因而相对于开关电容电路中用直流电源供电的积分器具有低功耗的优势 |
|
|
|
>> Browse
Online Documents |
|
|
[P2]
2008 |
Fei Qiao,Huazhong Yang, Hui
Wang, "AC Powered SC Amplifier,"
CHINA Patent: ZL
200510011381.4, Date: 2008.05.07 |
【名称】 |
开关电容电路中用交流电源供电的放大器 |
【公开(公告)号】 |
1658495 |
【公开(公告)日】 |
2005.08.24 |
【主分类号】 |
H03F3/45 |
【分类号】 |
H03F3/45;H03K19/00;H03M1/12;H03M1/66 |
【申请(专利)号】 |
200510011381.4 |
【分案原申请号】 |
|
【申请日】 |
2005.03.04 |
【颁证日】 |
|
【优先权】 |
|
【申请(专利权)人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明(设计)人】 |
乔飞;杨华中;汪蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
开关电容电路中用交流电源供电的放大器,属于开关电容电路技术领域,其特征在于:它在传统的用直流电源供电的开关电容放大器中,在放大器的输入端并联一个采样时闭合、放大时打开的开关,又在放大器的输出端串连了一个采样时打开、放大时闭合的另一个开关,同时使放大器采用与放大相位时的放大时钟信号同步且两者脉冲宽度相等的交流电源信号作为电源输入,又保持交流电源在采样相位下处于低电平节能状态时与放大相位下处于正常工作状态时各自的状态转换时间尽可能小而且两者相等。由于它在电路处于采样阶段把能耗最大的电路元件即放大器关闭,因而相对于开关电容电路中用直流电源供电的放大器具有低功耗的优势 |
|
|
|
>> Browse
Online Documents |
|
|
[P1] 2005 |
Huazhong Yang, Fei Qiao,
Gang Huang, Hui Wang, "A LOW-SWING DIFFERENTIAL
SIGNALING TECHNIQUE FOR ON-CHIP ASYNCHRONOUS INTERCONNECTION,"
CHINA Patent: ZL 03124098.4, Date:
2005.07.27 |
【名称】 |
用于片上系统异步IP互连的低摆幅差分接口电路 |
【公开号】 |
1452082 |
【公开日】 |
2003.10.29 |
【主分类号】 |
G06F13/14 |
【分类号】 |
G06F13/14;G06F3/00 |
【申请号】 |
03124098.4 |
【分案原申请号】 |
|
【申请日】 |
2003.05.01 |
【颁证日】 |
|
【优先权】 |
|
【申请人】 |
清华大学 |
【地址】 |
100084北京市北京100084-82信箱 |
【发明人】 |
杨华中;乔飞;黄刚;汪蕙 |
【国际申请】 |
|
【国际公布】 |
|
【进入国家日期】 |
|
【专利代理机构】 |
|
【代理人】 |
|
【摘要】 |
用于片上系统异步IP互连的低摆幅差分接口电路属于低功耗CMOS片上系统设计技术领域,其特征在于,它含有:驱动器是采样差分式级联反相器的互连线驱动器,接收器是差分电平触发锁存器,该锁存器的输入信号从它的NMOS管MN1和MN2的源极输入,该锁存器的时钟信号是局部时钟信号,它作为采样时钟对输入低摆幅信号采样且其频率优化为输入低摆幅信号最高频率的2倍;在该锁存器输出端交叉耦合着一个用于再次减少输入信号失真的与非门式锁存器。它具有功耗极小、功耗延时积极小、结构简单、在高频大负载下性能稳定、使用调试方便的优点 |
|
>> Browse
Online Documents |
|
|
|
Copyright © 2006 - 2008
Fei Qiao, Tsinghua University, Beijing,
P.R.C.
All rights reserved
Last Update :
2012-04-30 |
|